ENCYCLOPEDIA VỀ ĐIỆN TỬ TRUYỀN THANH VÀ KỸ THUẬT ĐIỆN Tính toán bộ tổng hợp dựa trên PLL với DPCD. Bách khoa toàn thư về điện tử vô tuyến và kỹ thuật điện Bách khoa toàn thư về điện tử vô tuyến và kỹ thuật điện / Tính toán vô tuyến nghiệp dư Mục đích của bài báo là chỉ ra, bằng cách sử dụng ví dụ về vi mạch tổng hợp (KR1015XK2,3), việc tính toán các hệ số phân chia và tỷ lệ tần số của bộ tổng hợp tần số dựa trên PLL với DPCD là đơn giản nhất và dễ tiếp cận nhất đối với đa số của đài nghiệp dư. Bài báo không đề xuất mạch tổng hợp tần số mà chỉ tính toán hệ số chia và tỉ số tần số. Mạch điều khiển bộ tổng hợp phổ quát được trình bày dành cho các vi mạch tổng hợp với đầu vào dữ liệu nối tiếp (KR1015XK2,3, v.v. [8]). Các vi mạch tổng hợp của các loại khác có giao diện thuận tiện hơn và thực tế không yêu cầu thêm "bộ cơ thể" (vi mạch NJ8820 [2, 3]). Do đó, chỉ có một sơ đồ khối của bộ tổng hợp được đưa ra, và thậm chí sau đó không phải tất cả. Hơn nữa, phần chính của nó (ngoại trừ VD và LPF) thường được chứa trong các vi mạch của bộ tổng hợp tần số (ví dụ, KR1015XK2,3; NJ8820, v.v. [8]). Sơ đồ khối của bộ tổng hợp [1] được hiển thị trong Hình 1, nơi các ký hiệu sau được chấp nhận:
Mã điều khiển bộ tổng hợp được hiển thị trong Hình 2. Các tỷ lệ tần số chính của bộ tổng hợp: - dF - bước lưới tần số nhỏ nhất; - dF = N * Fo, trong đó N là số nguyên mà hệ số chia của VD thay đổi; - Fo - tần số tham chiếu của FD; - FBX - tần số tổng hợp Vây \ uXNUMXd Fo * K * Kdpkd + Fo * N * Kps, trong đó K là hệ số phân chia của VD (Kvd). Tính toán các hệ số chia số nguyên không có dư. Hệ số phân chia của PS Kps \ uXNUMXd (Fin / (Fo * K) - Kdpkd) / (N * Fo), tức là phần còn lại của phép chia khi tính hiệu suất, chia cho bước lưới tần số nhỏ nhất. Hệ số phân chia OD Mã = Fkv / Fo, tức là tần số của tinh thể tham chiếu chia cho tần số tham chiếu của PD. Một số loại bộ tổng hợp có tỷ lệ phân chia OD cố định (KR1015HKZ có Mã = 1024; 2560; 5120). Ví dụ tính toán bộ tổng hợp 1. Dữ liệu ban đầu: - bộ tổng hợp - vi mạch KR1015HKZ (Kdpkd <4095, Mã 5120, 2560,1024; Fmax <10 MHz). - bộ chia ngoài K1507IE1 (Kvd 10 / 11,20 / 22,40 / 44); - Vây = 135000 kHz; - dF = 25kHz. 2. Dựa trên Fin và Fmax, chúng tôi chọn Kdel 20/22, tức là Kvd = 20, N = 2. Tiếp theo, chúng tôi tính toán Fo là dF / N = 25/2 = 12,5 kHz. Hãy lấy Mã = 1024, sau đó Fkv = 12,5 * 1024 = 12800 kHz. Nếu chúng ta lấy Kdel 40/44, chúng ta nhận được Fo = 6,25 kHz và với Code = 1024 Fkv = 6,25 * 1024 = 6400 kHz. Bây giờ hãy xác định dFdpkd (bước tần số trên mỗi đơn vị mã DPKD) là FoKvd = b, 25 * 40 = 250. Tiếp theo, bạn có thể tính mã DPKD và mã PS: Mã DPKD = Fin / (dFdpkd == 135000/250 = 540. Vì phần còn lại bằng 0 nên mã PS = XNUMX. Đối với tần số 135050 kHz, phần còn lại = 50 và do đó, mã PS = 50/25 = 2. 3. Khi tính toán phải tính đến các hạn chế sau: - mã DPKD tối thiểu và tối đa (được xác định bởi loại bộ tổng hợp đã chọn); - mã PS tối đa phải> Kvd; - tần số tối đa cho các đầu vào của bộ dao động tham chiếu và tín hiệu. Mạch điều khiển bộ tổng hợp đa năng Phiên bản này của chương trình được thiết kế cho băng tần VHF FM 145 MHz, 80 kênh chính và 80 kênh bổ sung. Đề án bao gồm hai đơn vị chính (độc lập): - sơ đồ tạo và nhập mã của bộ tổng hợp; - sơ đồ để tạo số kênh và chỉ báo. Mạch tạo và nhập mã (Hình 3) được thiết kế cho bộ tổng hợp kiểu KR1015XK3 hoặc bất kỳ loại nào khác với đầu vào mã ở dạng nối tiếp (lên đến 32 bit). Biến thể trên được thiết kế cho mã hai mươi chữ số, để thay đổi dung lượng mã, cần phải thay đổi tính toán lại K của bộ đếm D2. Các mã tần số được nhập vào bộ tổng hợp được ghi lại trong ROM. Cách tạo phần sụn ROM được mô tả bên dưới. Lược đồ bao gồm các nút sau: - bộ tạo và bộ phân chia bộ đếm theo 20 (D1.1, D1.2, D2, VD1, VD2); - sơ đồ khởi động và ràng buộc (D3, D1.5); - sơ đồ tạo mã và ghi tín hiệu của bộ tổng hợp (D5, D6, D1.3, D1.4, D4, VT1). Mạch được khởi động bằng xung START. Mạch liên kết tạo ra xung cho phép đếm D2 và bật nguồn D5, được gắn với cạnh hàng đầu của xung tạo xung D1, D2. Sau khi đếm được 20 xung, mạch kích hoạt trở lại trạng thái ban đầu và nguồn được lấy ra khỏi D5. Dữ liệu được xuất từ đầu ra D6, đồng hồ đầu vào dữ liệu đến bộ tổng hợp được xuất từ đầu ra D4 và tín hiệu ghi mã vào bộ tổng hợp PDCA được xuất từ đầu ra 13 D3.2 (nó có thể có mức cao liên tục). Hoạt động của mạch điều khiển bộ tổng hợp đa năng 1. Mã của kênh đã chọn được đặt (các mức TTL ở các chân 1-6,23, 22,19D5). 2. Trên tín hiệu START (xung dương), kích hoạt D1 được đặt thành "3.1". 3. Cạnh dương của đồng hồ được tạo ra bởi bộ tạo tại D 1.1, D 1.2 được đặt thành "1" trigger D3.2. Tín hiệu mức thấp từ chân 12 D3.2 cho phép bộ đếm (hệ số 20) đến D2.1, D2.2 và tín hiệu mức cao từ chân 13 D3.2 cho phép đầu ra ghi xung nhịp tới bộ tổng hợp thông qua D4 và nguồn được cung cấp cho ROM D5 sử dụng D1.5 và VT1. Một tín hiệu mức cao cũng được hình thành tại đầu vào chọn bộ tổng hợp (REC). 4. Dữ liệu được nhập vào bộ tổng hợp được chuyển đổi thành mã nối tiếp bằng bộ ghép kênh D6. 5. Xung đồng hồ ghi dữ liệu được hình thành từ xung máy phát D1.1, D1.2 bởi các phần tử D1.3, D1.4, C2, C3, R4. Xung đồng hồ của bộ tạo bị trễ, và sau đó một xung ngắn được hình thành từ cạnh hàng đầu của nó. Do đó, đồng hồ ghi luôn chính xác rơi vào bit dữ liệu tương ứng. 6. Sau khi bộ đếm đếm được 20 xung, tín hiệu mức cao xuất hiện ở chân 11 D2.2 và 5 D2.1, điều này dẫn đến tín hiệu mức cao ở chân 4 D3.1 và 10 D3.2. Kích hoạt D3.1, D3.2 được đặt ở trạng thái ban đầu của chúng. Do đó, bộ đếm ngừng đếm, nguồn điện bị loại bỏ khỏi ROM, việc cung cấp xung đồng hồ ghi cho bộ tổng hợp dừng lại, tín hiệu lựa chọn bộ tổng hợp (REC) ở mức thấp và dữ liệu đã nhập được đưa vào bộ đếm bộ tổng hợp. 7. Sau khi thay đổi mã, tín hiệu START phải được đưa ra và giá trị mã mới được nhập vào bộ tổng hợp. 8. Mạch được xây dựng dựa trên vi mạch CMOS có thể được cấp nguồn bằng điện áp 3 ... 15 V. ROM được cấp nguồn bởi 5 V, và do đó phải chọn điện trở R6 tùy thuộc vào điện áp cung cấp để khi cấp nguồn. áp dụng cho ROM, nó không vượt quá 5 .. .5,5 V 9. Cũng cần lưu ý rằng bộ tổng hợp thường có các mức TTL cho các đầu vào điều khiển, vì vậy có thể cần phải bật các mạch kẹp mức cho các tín hiệu được cung cấp cho bộ tổng hợp. Mạch cố định mức - một điện trở (1 ... 5 kOhm) mắc nối tiếp với mạch tín hiệu và một diode nối bằng catốt với mạch nguồn tổng hợp. 10. Đề án điều chỉnh trên không yêu cầu. Tần số của máy phát không quan trọng, ở các mức được chỉ định - khoảng 100 kHz. Sơ đồ tạo số kênh và chỉ báo Mạch (Hình 4) chứa một bộ đếm BCD của số kênh (D5, D6), được sử dụng để chỉ ra số kênh (D7, D8, HL1, HL2) và định địa chỉ cho ROM. Số kênh tối đa có thể được triển khai trong sơ đồ này là 99 (trong sơ đồ trên, số kênh tối đa là 80).
Khi bộ đếm được bật và bị tràn, mạch được đặt ở kênh thứ 40 (nó có thể được đặt bằng bất kỳ mối hàn nào của các đầu vào SO ... S3 của các bộ đếm D5, D6). Các nút S1, S2 tăng hoặc giảm số kênh. Nút S3 được thiết kế để sửa đổi mã bộ tổng hợp, ví dụ, để giảm tần số truyền đi 600 kHz ở chế độ bộ lặp. Trên các phần tử D1.5, D1.6, D2.6, D4, một sơ đồ cài đặt bộ đếm được thực hiện. Trên các phần tử C8 ... C11, VD4 ... VD7, R14 ... R18, một mạch tạo tín hiệu START cho mạch đầu vào mã tổng hợp được thực hiện. Như có thể thấy từ sơ đồ, tín hiệu START được tạo ra trong các trường hợp sau: - thay đổi số kênh (bằng các nút S1, S2); - sửa đổi mã (bằng cách nhấn và thả nút S3); - khi nguồn được bật (các phần tử D1.5.D1.6). Mạch tạo tín hiệu START Hình 5 cho thấy một biến thể của mạch tạo tín hiệu START, thuận tiện để sử dụng khi sử dụng các công tắc mã hóa loại PP8-1 hoặc tương tự thay vì mạch điện tử để tạo số kênh. Trên thực tế, mạch này là một mạch để liên kết pha của xung ghi mã trong DPCD với pha của tần số tham chiếu bộ tổng hợp, giúp loại bỏ sự xuất hiện của các xung không khớp ở đầu ra của bộ phân biệt pha của bộ tổng hợp khi viết mã không đổi trong DPCD. Hoạt động của mạch tạo tín hiệu START (Hình 5) Từ cạnh dương của xung bộ tạo, một xung START dương ngắn được hình thành, xung này được đưa đến mạch điều khiển bộ tổng hợp. Từ cạnh âm của xung máy phát, một xung cài đặt thành "1" của bộ kích hoạt được hình thành. Cạnh dương của tín hiệu tần số tham chiếu của bộ tổng hợp (chân 14 KR1015HKZ) đặt lại bộ kích hoạt thành "0". Tín hiệu (giảm âm) từ đầu ra của bộ kích hoạt đưa thông tin được nhập vào bộ tổng hợp vào bộ đếm của nó. Do đó, việc ghi thông tin bị giới hạn thời gian đối với tần số tham chiếu của bộ tổng hợp, sự xuất hiện của các xung không khớp ở đầu ra của bộ dò pha của bộ tổng hợp và tần số nhô ra trong vòng PLL được loại trừ. Tần số dao động nên được chọn dựa trên tốc độ đáp ứng của mạch đối với sự thay đổi kênh (1 ... 10 Hz). Cần lưu ý rằng tín hiệu đến từ bộ tổng hợp có mức cao - khoảng 5 V. Do đó, mạch hoạt động ở điện áp cung cấp không quá 9 V. Nếu không, phải lắp đặt mạch kẹp mức ở đầu ra. . Lược đồ không quan trọng đối với xếp hạng của các phần tử và không yêu cầu cấu hình. Tác giả: S. Gurov, St.Petersburg; Xuất bản: N. Bolshakov, rf.atnn.ru Xem các bài viết khác razdela Tính toán vô tuyến nghiệp dư. Đọc và viết hữu ích bình luận về bài viết này. Tin tức khoa học công nghệ, điện tử mới nhất: Da nhân tạo để mô phỏng cảm ứng
15.04.2024 Cát vệ sinh cho mèo Petgugu Global
15.04.2024 Sự hấp dẫn của những người đàn ông biết quan tâm
14.04.2024
Tin tức thú vị khác: ▪ Pin năng lượng mặt trời kích thích ▪ Sensorwake Trio đánh thức bạn bằng mùi, ánh sáng và âm thanh ▪ Trồng khoai tây trên sao Hỏa ▪ Bí ẩn về sự tiến hóa của não người được giải đáp ▪ Hệ thống làm mát bằng chất lỏng Eisbaer LT 92 Nguồn cấp tin tức khoa học và công nghệ, điện tử mới
Tài liệu thú vị của Thư viện kỹ thuật miễn phí: ▪ phần của trang web Nguyên tắc cơ bản của cuộc sống an toàn (OBZhD). Lựa chọn bài viết ▪ bài Xây dựng mô hình bán bản. Lời khuyên cho một người mẫu ▪ bài viết Làng nào sinh ra hai vị nguyên soái và mười hai vị tướng? đáp án chi tiết ▪ bài báo Người bán. Mô tả công việc ▪ bài viết Dầu cho tóc. Công thức nấu ăn đơn giản và lời khuyên ▪ bài viết Kim tự tháp đĩa hát. tiêu điểm bí mật
Để lại bình luận của bạn về bài viết này: Tất cả các ngôn ngữ của trang này Trang chủ | Thư viện | bài viết | Sơ đồ trang web | Đánh giá trang web www.diagram.com.ua |