ENCYCLOPEDIA VỀ ĐIỆN TỬ TRUYỀN THANH VÀ KỸ THUẬT ĐIỆN Bộ chia tần số với một khúc quanh ở đầu ra. Bách khoa toàn thư về điện tử vô tuyến và kỹ thuật điện Bách khoa toàn thư về điện tử vô tuyến và kỹ thuật điện / Đài thiết kế nghiệp dư Сочетание условий "нечетный коэффициент деления и "меандр" на выходе делителя частоты" требует применения особых схемотехнических решений. О некоторых из них уже рассказывалось на страницах журнала "Радио". В публикуемой здесь подборке мы знакомим читателей с более простыми решениями этой задачи. Все сказанное в [1] относительно деления частоты на три при сохранении "меандра" на выходе остается справедливым и при любом другом нечетном коэффициенте деления. Вместе с тем при малом численном значении этого коэффициента возможно значительное упрощение делителя частоты. Описанные здесь делители частоты на три и на пять по быстродействию близки к используемым микросхемам. Делители работоспособны при любом начальном состоянии триггеров, поэтому далее для определенности предположим, что при включении питания триггеры окажутся в нулевом состоянии. Схема делителя частоты на три, построенного на двух D-триггерах, показана на рис. 1, а поясняющие его работу диаграммы сигналов - на рис. 2. Фронт первого входного импульса переведет в состояние 1 триггер DD1.1. С приходом второго импульса в состояние 1 переключится и триггер DDI.2. После спада второго импульса на обоих входах элемента DD2.1 будет низкий уровень, поэтому низкий уровень с выхода элемента вернет триггер DD1.1 в состояние 0. Фронт третьего входного импульса вернет в состояние 0 триггер DD1.2. Состояние триггера DD1.1 не изменится, поскольку во время плюсового перепада входного сигнала триггер остается заблокированным низким уровнем с выхода элемента DD2.1. К приходу четвертого входного импульса делитель окажется в исходном состоянии. Вместо элемента ИЛИ DD2.1 допустимо применить более распространенные И-НЕ. Схема такого варианта построения делителя изображена на рис. 3. Устройство практически не отличается от исходного (диаграммы сигналов соответствуют рис. 2). Для запрещения работы обоих делителей достаточно подать низкий уровень на вход S любого из триггеров. Подобное соединение триггеров с обратной связью применимо для построения делителя частоты и с другими нечетными коэффициентами деления (2). На рис. 4 показана схема делителя на пять (диаграммы сигналов - на рис. 5). Первые три входных импульса поочередно переведут триггеры устройства в состояние 1. После спада третьего импульса низкий уровень с выхода элемента DD4.1 вернет в состояние 0 триггер DD1.1. С приходом четвертого импульса на выходе элемента DD2.1 будет низкий уровень и триггер DD1.2 перейдет в состояние 0. Такое же состояние примет и триггер DD3.1 под действием пятого счетного импульса. Далее цикл работы повторяется. Все описанные устройства сохраняют скважность входных импульсов, если она равна 2. В ином случае скважность Qвых выходных импульсов будет равна: Qвых=3Qвх(1+Qвx) и 50вх/(1+2СМ для делителей на три и пять соответственно (Qвx - скважность входного сигнала). Такой схемотехнический подход применим для создания делителей и с большим коэффициентом деления. Но вряд ли это можно считать целесообразным из-за быстро растущего числа требуемых микросхем. Делитель частоты на семь и более следует строить по рекомендациям, данным в [1]. Văn chương
Автор: А.Шитов, г.Иваново; Радио №2 1998 Ngoài ra В своей статье "Делитель частоты на три с "меандром" на выходе" ("Радио", 1996, № 7, с. 51, 52) А. Шитов описал два варианта делителя на три, сохраняющих "меандр" на выходе. Заметим, что в первом из них применены элементы трех микросхем (корпусов), во втором - четырех. Такая "расточительность" не всегда оправданна. Предлагаю вариант такого же делителя (его структурная схема показана на рис. 7 в статье А. Иванова "Применение элемента ИСКЛЮЧАЮЩЕЕ ИЛИ" ("Радио", 1985, № 2, с. 37), но более экономного. В нем использованы "пол-корпуса" одной микросхемы и четверть другой. Схема делителя представлена на рис. 1, а временные диаграммы его работы - на рис. 2. До момента t1 (а с учетом задержек -до t2) на выходе 2 счетчика DD2.1 действует сигнал низкого уровня, элемент DD1.1 повторяет входную последовательность. В момент t2 на выходе 1 счетчика появляется высокий уровень (диаграмма 4). элемент DD1.1 ИСКЛЮЧАЮЩЕЕ ИЛИ становится инвертором и с момента t2 до t6 передает входную последовательность (диаграмма 1) с инверсией, а от t6 до t10 - снова без инверсии и т. д. Таким образом, благодаря подаче на нижний по схеме вход элемента DD1.1 сигнала с выхода 2 счетчика элемент периодически инвертирует входную последовательность (диаграмма 2) и в течение интервала времени, содержащего три периода входной частоты, например, от t1 до t9, на каждые три одноименных фронта входной последовательности (диаграмма 1, моменты t1, t4, t7) вырабатывает четыре одноименных фронта (диаграмма 2, моменты t1, t3, t5, t7), которые, воздействуя на делитель частоты на 4, обеспечивают выполнение зависимости Fвых = Fвх/3 (диаграмма 4). В описываемом делителе с выхода элемента DD1.1 можно снять сигнал с частотой 4Fвх/3, но период этом последовательности состоит из двух неравных по длительности импульсов (паузы одинаковы; диаграмма 2). Кроме этого, с выхода 1 счетчика DD2.1 можно получить сигнал с частотой 2Fвx/3 и скважностью 3. Вместо счетчика DD2.1. используемого как делитель частоты на 4, при необходимости подойдет другой делитель на 4, выполненный, например, на другом двоичном счетчике или на двух последовательно включенных триггерах К561ТМ2 в счетном режиме. Для сдвига выходного "меандра" на полпериода входной частоты достаточно подать выходной сигнал элемента DD1.1 на вход CP счетчика DD2.1. а его вход CN соединить с общим проводом. Делитель позволяет также реализовать коэффициенты деления 7 или 15 при сохранении скважности выходного сигнала, равной 2. Для этого достаточно переключить нижний по схеме вход элемента DD1.1 к выходу 4 или 8 счетчика соответственно. С этих выходов снимают и выходной сигнал делителя. Проверяют работоспособность делителя с помощью осциллографа либо частотомера. Для получения устойчивого изображения на экране осциллографа лучше засинхронизировать его внешним сигналом с одного из старших разрядов счетчика DD2.1 (с выхода 4 или 8). Форма сигналов должна быть близкой к показанной на рис. 2. Импульс диаграммы 2 между моментами t1 и t2 очень узкий, и чтобы его увидеть, можно попробовать расфокусировать луч осциллографа. При проверке частотомером измеряют частоту в точках 1 - 4 делителя и убеждаются в соответствии измеренных значений указанным на схеме. Автор: А.Самойленко, г.Клин Московской обл., г.Иваново Xem các bài viết khác razdela Đài thiết kế nghiệp dư. Đọc và viết hữu ích bình luận về bài viết này. Tin tức khoa học công nghệ, điện tử mới nhất: Một cách mới để kiểm soát và điều khiển tín hiệu quang
05.05.2024 Bàn phím Primium Seneca
05.05.2024 Khai trương đài quan sát thiên văn cao nhất thế giới
04.05.2024
Tin tức thú vị khác: ▪ Hỡi những tảng đá ghê gớm bị nghiền nát bởi tiếng sóng ầm ầm ▪ Làm mát xuống gần độ không tuyệt đối ▪ Lưu trữ thông tin trong một nguyên tử ▪ Máy chiếu siêu ngắn JMGO Smart Wall O1 ▪ Cảm biến sinh học đeo được từ đĩa CD cũ Nguồn cấp tin tức khoa học và công nghệ, điện tử mới
Tài liệu thú vị của Thư viện kỹ thuật miễn phí: ▪ phần An toàn lao động trên công trường. Lựa chọn các bài viết ▪ bài viết của Alain (Emile-Auguste Chartier). câu cách ngôn nổi tiếng ▪ bài báo Ai đã chi 2500 đô la một tháng cho dây cao su để buộc các xấp tiền mặt? đáp án chi tiết ▪ Điều tỏi Dubrovnik. Truyền thuyết, canh tác, phương pháp áp dụng ▪ bài viết Bàn phím đơn giản. Bách khoa toàn thư về điện tử vô tuyến và kỹ thuật điện ▪ bài viết Cầu dao tự động. Bách khoa toàn thư về điện tử vô tuyến và kỹ thuật điện
Để lại bình luận của bạn về bài viết này: Tất cả các ngôn ngữ của trang này Trang chủ | Thư viện | bài viết | Sơ đồ trang web | Đánh giá trang web www.diagram.com.ua |