ENCYCLOPEDIA VỀ ĐIỆN TỬ TRUYỀN THANH VÀ KỸ THUẬT ĐIỆN gây nên. Bách khoa toàn thư về điện tử vô tuyến và kỹ thuật điện Bách khoa toàn thư về điện tử vô tuyến và kỹ thuật điện / Radio nghiệp dư cho người mới bắt đầu Bộ kích hoạt là một thiết bị loại nối tiếp có hai trạng thái cân bằng ổn định, được thiết kế để ghi và lưu trữ thông tin. Dưới tác động của các tín hiệu đầu vào, bộ kích hoạt có thể chuyển từ trạng thái ổn định này sang trạng thái ổn định khác. Trong trường hợp này, điện áp ở đầu ra của nó thay đổi đột ngột. Theo quy định, flip-flop có hai đầu ra: trực tiếp và nghịch đảo. Số lượng đầu vào phụ thuộc vào cấu trúc và chức năng được thực hiện bởi bộ kích hoạt. Theo phương pháp ghi thông tin, các trình kích hoạt được chia thành không đồng bộ và đồng bộ (có xung nhịp). Trong bộ kích hoạt không đồng bộ, thông tin có thể được ghi liên tục và được xác định bởi các tín hiệu thông tin tác động lên đầu vào tại một thời điểm nhất định. Nếu thông tin chỉ được nhập vào bộ kích hoạt tại thời điểm hoạt động của cái gọi là tín hiệu đồng hồ, thì bộ kích hoạt đó được gọi là đồng bộ hóa hoặc đồng hồ. Ngoài đầu vào thông tin, bộ kích hoạt có xung nhịp còn có đầu vào đồng hồ, đầu vào đồng bộ hóa. Trong công nghệ kỹ thuật số, các ký hiệu sau cho đầu vào kích hoạt được chấp nhận:
Được sử dụng rộng rãi nhất trong các thiết bị kỹ thuật số là RS flip-flop với hai đầu vào cài đặt, D-flip-flop có xung nhịp và T-flip-flop đếm. Hãy xem xét chức năng của từng người trong số họ. Bộ kích hoạt RS không đồng bộ. Tùy thuộc vào cấu trúc logic, RS-flip-flop với đầu vào trực tiếp và đầu vào nghịch đảo được phân biệt. Đề án và ký hiệu của họ được hiển thị trong hình. Các trình kích hoạt loại này được xây dựng trên hai phần tử logic 2OR-NOT - trình kích hoạt có đầu vào trực tiếp (a), 2I-KHÔNG - trình kích hoạt có đầu vào nghịch đảo (b). Đầu ra của mỗi phần tử được kết nối với một trong các đầu ra của phần tử kia. Dưới đây là các bảng sự thật cho từng yếu tố kích hoạt này.
Trong các bảng (Qt và -Qt biểu thị các mức ở đầu ra của trình kích hoạt trước khi cái gọi là mức hoạt động được áp dụng cho đầu vào của nó. Tích cực. gọi mức logic tác động ở đầu vào của phần tử logic và xác định duy nhất mức logic của tín hiệu ra (không phụ thuộc vào các mức logic tác động ở các đầu vào khác). Đối với các phần tử NOR-NOT, mức cao được lấy làm mức hoạt động và đối với các phần tử NAND, mức thấp được lấy. Các cấp độ, việc cung cấp cho một trong các đầu vào không dẫn đến thay đổi mức logic ở đầu ra của phần tử, được gọi là thụ động. cấp độ Qt + 1 và -Qt + 1 chỉ định các mức logic ở đầu ra của Trigger sau khi thông tin được đưa vào đầu vào của nó. Đối với flip-flop với đầu vào Q trực tiếpt + 1=1 tại S=1 và R=0; Hỏit + 1=0 tại S=0 và R=1; Qt+1= Qt cho S=0 và R=0. Với R=S=1, trạng thái kích hoạt sẽ không xác định, do trong quá trình tác động của các tín hiệu thông tin, các mức Logic tại các đầu ra kích hoạt là như nhau (Qt + 1=-Qt + 1= 0) và sau khi kết thúc hành động, trình kích hoạt có thể đảm nhận bất kỳ trạng thái ổn định nào với xác suất bằng nhau. Do đó, sự kết hợp như vậy bị cấm (và có thể vô hiệu hóa trình kích hoạt). Chế độ S=1, R=0 được gọi là chế độ ghi 1 (vì Qt + 1=1); chế độ S=0 và R=1 - chế độ ghi 0. Chế độ S=0, R=O được gọi là chế độ lưu trữ thông tin, vì thông tin đầu ra không thay đổi. Đối với flip-flop có đầu vào nghịch đảo, chế độ ghi logic 1 được thực hiện khi -S=0, -R=1, chế độ ghi logic 0 - khi -S=1, -R=0. Tại -S=-R=1 lưu trữ thông tin được cung cấp. Tổ hợp S=R=0 bị cấm. Tuy nhiên, cần lưu ý rằng dép xỏ ngón RS thực tế không được sử dụng trong các thiết bị kỹ thuật số do khả năng chống ồn thấp. Đồng hồ D flip-flop. Nó có một đầu ra thông tin và một đầu vào đồng bộ hóa. Một trong những sơ đồ khối có thể có của D-flip-flop một chu kỳ và ký hiệu của nó được thể hiện trong hình.
Nếu mức tín hiệu ở đầu vào C= 0 thì trạng thái trigger ổn định và không phụ thuộc vào mức tín hiệu ở đầu vào thông tin. Đồng thời, các mức thụ động (-S=-R=3) được đưa tới đầu vào của flip-flop RS với đầu vào nghịch đảo (phần tử 4 và 1). Khi áp dụng cho mức đồng bộ đầu vào C=1, thông tin ở đầu ra trực tiếp sẽ lặp lại thông tin đã cung cấp cho đầu vào D. Như vậy, khi C=0 Qt + 1=Qt, C=1Qt + 1=D). Bảng chân lý của D-trigger có xung nhịp trông như thế này:
Đây Qt có nghĩa là mức logic ở đầu ra trực tiếp trước khi xung đồng hồ được áp dụng và Qt + 1 - mức logic tại đầu ra này sau khi áp dụng xung đồng bộ hóa. Hình 3 cho thấy sơ đồ thời gian của D-flip-flop có xung nhịp. Trong một trình kích hoạt như vậy, tín hiệu đầu ra bị trễ so với tín hiệu đầu vào. thời gian tạm dừng giữa các tín hiệu đồng hồ. Để hoạt động ổn định của bộ kích hoạt, điều cần thiết là thông tin ở đầu vào không thay đổi trong xung đồng hồ. D-flip-flop có xung nhịp có thể được kiểm soát tiềm năng và năng động. Đầu tiên, thông tin được ghi lại trong khoảng thời gian mà mức tín hiệu C=1. Trong flip-flop với điều khiển động, thông tin chỉ được ghi lại trong quá trình giảm điện áp ở đầu vào đồng bộ hóa. Các đầu vào động được mô tả trong sơ đồ dưới dạng một hình tam giác. Nếu đỉnh của tam giác đối diện với vi mạch, thì bộ kích hoạt được kích hoạt bởi phía trước của xung đầu vào, nếu từ nó - bằng cách cắt. Ngay cả trong các sơ đồ, bạn sẽ tìm thấy / và \ ký hiệu tương ứng cho phần đầu tiên, phần trước, phần giảm thứ hai. Trong một trình kích hoạt như vậy, thông tin đầu vào có thể bị trễ một chu kỳ liên quan đến thông tin đầu vào.
Đếm T-flip-flop hình 4, a. Nó còn được gọi là flip-flop với đầu vào đếm. Nó có một đầu vào điều khiển T và hai đầu ra Q và -Q. Thông tin ở đầu ra của bộ kích hoạt như vậy thay đổi dấu của nó thành ngược lại với mỗi lần giảm điện áp dương (hoặc âm) ở đầu vào. Có thể tạo trình kích hoạt loại này trên cơ sở trình kích hoạt D có xung nhịp nếu đầu ra nghịch đảo của nó được kết nối với đầu vào thông tin (Hình 4b). Như có thể thấy từ sơ đồ trong Hình 4, c, tần số của tín hiệu ở đầu ra của T-flip-flop thấp hơn hai lần so với tần số của tín hiệu ở đầu vào, vì vậy bộ kích hoạt này có thể được sử dụng làm bộ chia tần số và bộ đếm nhị phân. Trong loạt vi mạch được sản xuất, còn có các flip-flop JK phổ quát. Với kết nối thích hợp của logic đầu vào, flip-flop JK có thể thực hiện các chức năng của bất kỳ loại flip-flop nào khác. Tác giả: -=GiG=-, gig@sibmail; Xuất bản: cxem.net Xem các bài viết khác razdela Radio nghiệp dư cho người mới bắt đầu. Đọc và viết hữu ích bình luận về bài viết này. Tin tức khoa học công nghệ, điện tử mới nhất: Nồng độ cồn của bia ấm
07.05.2024 Yếu tố nguy cơ chính gây nghiện cờ bạc
07.05.2024 Tiếng ồn giao thông làm chậm sự phát triển của gà con
06.05.2024
Tin tức thú vị khác: ▪ Âm thanh của thiên nhiên tốt cho sức khỏe ▪ Các thành phố xanh hơn sẽ bảo vệ chống lại sự nóng lên toàn cầu ▪ giác quan thứ sáu của con người ▪ TV OLED trong suốt Mi TV Lux phiên bản trong suốt Nguồn cấp tin tức khoa học và công nghệ, điện tử mới
Tài liệu thú vị của Thư viện kỹ thuật miễn phí: ▪ phần của trang web Truyền dữ liệu. Lựa chọn bài viết ▪ bài báo Chết là nghề của tôi. biểu hiện phổ biến ▪ bài viết Tử vi xuất hiện như thế nào? đáp án chi tiết ▪ Bài Rocambole. Truyền thuyết, canh tác, phương pháp áp dụng ▪ bài Nối đất tự nhiên. Bách khoa toàn thư về điện tử vô tuyến và kỹ thuật điện
Để lại bình luận của bạn về bài viết này: Tất cả các ngôn ngữ của trang này Trang chủ | Thư viện | bài viết | Sơ đồ trang web | Đánh giá trang web www.diagram.com.ua |